# Τεκμηρίωση Πρώτου Θέματος εξαμηνιαίας εργασίας μαθήματος «Προγραμματισμός Ενσωματωμένων Συστημάτων σε Περιβάλλοντα Edge»:

Εαρινό Εξάμηνο 2021 – 2022 Αλέξανδρος Βεντούρας 21106 Χρήστος Τζέλης 21115

### 1. Υλοποίηση επιταχυντή:

Η υλοποίηση του επιταχυντή για τη λειτουργία της συνέλιξης, έγινε με χρήση του Vitis HLS. Αναλυτικότερα, γράφτηκε ένα πρόγραμμα σε γλώσσα C++, το οποίο δημιουργεί δύο πίνακες, που αναπαριστούν την εικόνα και τον πυρήνα.

Ο πίνακας της εικόνας (διαστάσεων 128x128) δημιουργείται μέσω μίας συνάρτησης παραγωγής ψευδοτυχαίων τιμών, η οποία είναι σχεδιασμένη έτσι ώστε να παράγει ακέραιες τιμές από 0 μέχρι 255, προκειμένου να αναπαρασταθεί η συγκεκριμένη λειτουργία εάν είχαμε εικόνα με ένα κανάλι των 8 bit για κάθε pixel (γραμμές 27 – 35).

Από την άλλη, ο πίνακας του πυρήνα (διαστάσεων 2x2 ή 4x4 ή 8x8), αποτελείται από float τιμές, οι οποίες προκύπτουν εάν διαιρέσουμε τη μονάδα με το γινόμενο των διαστάσεων της εικόνας, σύμφωνα με τις υποδείξεις της εκφώνησης (γραμμές 15 – 23).

Στη συνέχεια, με τη βοήθεια μιας δομής εμφωλευμένων for εντολών επανάληψης, γίνεται η πράξη της συνέλιξης (γραμμές 47 – 63). Το αποτέλεσμα αυτής, που δεν είναι παρά ένας πίνακας διαστάσεων ίσων με αυτών της αρχικής εικόνας, αποθηκεύεται σε ένα νέο πίνακα. Επειδή δε κατά τη διαδικασία της συνέλιξης υπάρχει αριθμητική πράξη μεταξύ float και ακέραιου, προκύπτει ένας νέος float αριθμός για κάθε τιμή του παραγόμενου πίνακα, και προκειμένου να έχουμε ως

αποτέλεσμα έναν πίνακα ο οποίος πάλι θα έχει τιμές από 0 μέχρι 128, γίνονται ορισμένες πράξεις προς αυτήν την κατεύθυνση. (γραμμή 61).

Έγιναν αρκετές προσπάθειες να δοθεί ως είσοδος εικόνα στο πρόγραμμα, αλλά οι διάφορες βιβλιοθήκες που παρέχει το συγκεκριμένο λογισμικό που χρησιμοποιήσαμε (openCV κλπ), εμφάνιζαν ορισμένα σφάλματα, όχι τόσο κατά τη διαδικασία της προσομοίωσης, όσο κατά τη διαδικασία της σύνθεσης. Επομένως, προτιμήθηκε η προσομοίωση της όλης διαδικασίας με τη χρήση των προαναφερθέντων πινάκων. Το ίδιο συνέβαινε και με τη χρήση άλλων βιβλιοθηκών, όπως αυτήν που περιέχει τη γεννήτρια παραγωγής τυχαίων αριθμών της C++. Ευτυχώς η συγκεκριμένη μπορούσε να αντικατασταθεί με μία custom συνάρτηση, η οποία παράγει ψευδοτυχαίες τιμές.

#### 2. Σύνθεση επιταχυντή:

Η σύνθεση του επιταχυντή, επιτευχθείσα με τη βοήθεια του προαναφερθέντος εργαλείου, μας έδωσε διάφορα αποτελέσματα σχετικά με την κατανάλωση υπολογιστικών πόρων του fpga. Στις επόμενες εικόνες, παρατίθενται τα αποτελέσματα των σχετικών πειραμάτων για τα τρία διαφορετικά μεγέθη του πυρήνα, μαζί με τους χρόνους εκτέλεσης.







Να σημειωθεί ότι η συσκευή (xc7z007sclg400-2) που επιλέχτηκε είχε τις προδιαγραφές που όριζε η εκφώνηση, εκτός από το speed grade που ήταν -2 αντί -3 (δεν υπήρχε στην έκδοση που χρησιμοποιούσαμε συσκευή με τα συγκεκριμένα χαρακτηριστικά και ταυτόχρονα να έχει speed grade -3).

#### 3. HLS Directives:

Παρακάτω παρουσιάζεται η μετατροπή στον κώδικα που έγινε, προκειμένου να υπάρξει βελτιστοποίηση της υλοποίησης του hardware. Συγκεκριμένα, ακολουθώντας τις οδηγίες που υπάρχουν στις διαφάνειες του εργαστηρίου, δημιουργήθηκε μία ντιρεκτίβα με τη βοήθεια της εντολής pragma HLS, τύπου pipeline, για τον εξωτερικότερο από τα 4 for loop του convolusion. Η χρήση της εντολής αυτής πράγματι, σύμφωνα με τις μετρικές που εξάγει η synthesis του Vitis, μείωσαν σε όλες τις περιπτώσεις το latency και το Interval, όπως φαίνεται και στα screenshots της επόμενης σελίδας.

```
#Ifdef loop_optimization
IR: for (int i = 0; i<image_rows; i++) {
#pragma HLS PIPELINE II=1
for (int j = 0; j<image_cols; j++) {
```

Από την άλλη, ο εκτιμώμενος χρόνος αυξανόταν όποτε εφαρμοζόταν η βελτιστοποίηση, και αυτό εικάζουμε ότι είναι αναμενόμενο επειδή η διαδικασία αυτή καταναλώνει περισσότερο χρόνο. Αυξημένες ήταν και οι χρήσεις των components της συσκευής, και αυτό προφανώς γιατί η βελτιστοποίηση οδηγεί στην μείωση του ποσοστού των idle πόρων, προκειμένου να μειώσει το latency.

Να σημειωθεί ότι έγιναν διάφορα επιπλέον πειράματα, προκειμένου να εξακριβωθεί το είδος καθώς και το ποσοστό της μείωσης του latency, αναλόγως του πόσες directives εισάγουμε στον κώδικα. Έγιναν δοκιμές για εισαγωγή δύο ή τεσσάρων directives, για τα δύο εξωτερικά ή για όλα τα for loop αντιστοίχως. Παραδόξως, σε κάθε μία από αυτές τις δοκιμές δεν παρατηρήθηκε περαιτέρω

μείωση του latency. Προφανώς αυτό έχει να κάνει με την αδυναμία εκτέλεσης το συγκεκριμένων ντιρεκτίβων εμφωλευμένα.

Επίσης, δοκιμάστηκαν διάφορες άλλες παράμετροι, για παράδειγμα η παράμετρος ΙΙ =2, ή και παραπάνω, καθώς οι παράμετροι που υπάρχουν στα εργαστήρια, ή και άλλες που βρέθηκαν στο Internet. Γενικά, μπορούμε να πούμε ότι δεν παρατηρήθηκε ιδιαίτερη βελτίωση στο latency, σε κάθε μία από αυτές τις περιπτώσεις, για αυτό και τα αποτελέσματα των παραπάνω πειραμάτων θεωρήσαμε ότι δεν έχει νόημα να συγκαταλέγονται ανάμεσα στα παρακάτω στιγμιότυπα οθόνης. Να σημειωθεί επίσης, ότι το Violation που εμφανιζόταν αναφορικά με την παράμετρο ΙΙ, δεν επηρεαζόταν από τις παραπάνω μετατροπές, και εμφανιζόταν ακόμα και εάν είχε εντελώς εξαφανιστεί η βελτιστοποίηση (με comment out των directives).

#### α) Με χρήση kernel 2x2:

#### Χωρίς Directive:



#### Me Directive:



#### β) Με χρήση kernel 4x4:

# Χωρίς Directive:



#### Me Directive:



#### γ) Με χρήση kernel 8x8:

#### Χωρίς Directive:



#### Me Directive:



(προστέθηκε η παράμετρος port = 10 στην εντολή pragma προκειμένου να αποφευχθεί η ατέρμονη εκτέλεση του synthesis¹)

<sup>&</sup>lt;sup>1</sup> Η παράμετρος προστέθηκε βάσει οδηγιών που βρίσκονται παρακάτω σύνδεσμο. Ο σύνδεσμος αυτός προτάθηκε ως πιθανή λύση για το αναφερόμενο πρόβλημα κατά την εκτέλεση του Synthesis, από το command line του εργαλείου.

https://www.xilinx.com/htmldocs/xilinx2021\_2/hls-guidance/200-885.html

#### 4.Συγκριτική μελέτη 2 FPGA:

Αναφορικά με τις δοκιμές που πρέπει να γίνουν, διαλέξαμε δύο fpga. Αρχικά, έγιναν τρεις δοκιμές με την συσκευή xc7s6ftgb196-1 τύπου Spartan-7, η οποία έχει τα ακόλουθα χαρακτηριστικά:



Για το συγκεκριμένο fpga, τα πρώτα στάδια εκτέλεσης ολοκληρώθηκαν επιτυχώς, αλλά κατά το implementation προέκυψε σφάλμα. Και αυτό, γιατί όπως μας πληροφόρησε το σχετικό error message, είχαμε επιλέξει συσκευή με λιγότερα DSP από όσα απαιτούνταν προκειμένου να τρέξει επιτυχώς το κύκλωμα που έχουμε δημιουργήσει. Συγκεκριμένα, το fpga αυτό είχε 10 DSP και η δική μας υλοποίηση απαιτούσε τουλάχιστον 13.

Έτσι, προκειμένου να ξεπεράσουμε αυτό το πρόβλημα, επιλέξαμε τη συσκευή xc7a15tcsg324-1 (τύπου Artix-7), η οποία ικανοποιούσε την παραπάνω συνθήκη, προκειμένου να τρέξει επιτυχώς το implementation, και η οποία συσκευή έχει τα ακόλουθα χαρακτηριστικά:



Με τη συσκευή αυτή εκτελέστηκε επιτυχώς το implementation, και προέκυψαν τα παρακάτω αποτελέσματα για τα διάφορα μεγέθη του πυρήνα:

Σχολιάζοντας αυτά τα αποτελέσματα, σχετικά με το χρόνο εκτέλεσης, το δεύτερο μηχάνημα είναι κατά πολύ ταχύτερο από το πρώτο, και αυτό είναι λογικό εφόσον διαθέτει περισσότερους πόρους. Αυτή η χρήση περισσότερων πόρων απεικονίζεται και αριθμητικά στα στοιχεία για τα χρησιμοποιούμενα component κάθε συσκευής.

Παρατηρούμε επίσης, ότι σχεδόν πάντα, όσο αυξάνει το μέγεθος του kernel, τόσο αυξάνουν και οι χρήσεις των διαφόρων πόρων και στα δύο μηχανήματα, κάτι που είναι απόλυτα φυσικό. Αποκλίσεις από το παραπάνω μοτίβο, παρουσιάζει η πρώτη συσκευή χαμηλών προδιαγραφών, η οποία με τη χρήση του kernel 4x4, καταναλώνει περισσότερο χρόνο για τη σύνθεση, αλλά λιγότερο χρόνο για την υλοποίηση, σε σχέση τόσο με τον πυρήνα 2x2 όσο και με τον πυρήνα 8x8.







Έπειτα, έγιναν τρεις ακόμα δοκιμές με την συσκευή xczu5cg-fbvb900-2-i (τύπου Zynq UltraScale+ MPSoCs), οποία έχει τα ακόλουθα χαρακτηριστικά:

| Package  | Speed | SLICE | LUT    | FF     | DSP  | BRAM |
|----------|-------|-------|--------|--------|------|------|
| -fbvb900 | -2    | 14640 | 117120 | 234240 | 1248 | 144  |

Έπειτα από την επιτυχή εκτέλεση του implementation, προέκυψαν τα παρακάτω αποτελέσματα για τα διάφορα μεγέθη του πυρήνα:

# Resource Usage

|       | Verilog |
|-------|---------|
| SLICE | 0       |
| LUT   | 1434    |
| FF    | 1810    |
| DSP   | 13      |
| BRAM  | 0       |
| URAM  | 0       |
| LATCH | 0       |
| SRL   | 46      |
| CLB   | 319     |

# 2x2

# **Final Timing**

|                                 | Verilog |
|---------------------------------|---------|
| CP required                     | 10.000  |
| CP achieved post-synthesis      | 3.810   |
| CP achieved post-implementation | 4.925   |

Timing met

## Resource Usage

|       | Verilog |
|-------|---------|
| SLICE | 0       |
| LUT   | 2750    |
| FF    | 3993    |
| DSP   | 13      |
| BRAM  | 0       |
| URAM  | 0       |
| LATCH | 0       |
| SRL   | 161     |
| CLB   | 643     |

## **Final Timing**

|                                 | Verilog |
|---------------------------------|---------|
| CP required                     | 10.000  |
| CP achieved post-synthesis      | 3.810   |
| CP achieved post-implementation | 5.564   |
| Tipoina mot                     |         |

4x4

# Resource Usage

|       | Verilog |
|-------|---------|
| SLICE | 0       |
| LUT   | 7436    |
| FF    | 11936   |
| DSP   | 13      |
| BRAM  | 0       |
| URAM  | 0       |
| LATCH | 0       |
| SRL   | 611     |
| CLB   | 2085    |

# Final Timing

|                                 | Verilog |
|---------------------------------|---------|
| CP required                     | 10.000  |
| CP achieved post-synthesis      | 3.810   |
| CP achieved post-implementation | 5.683   |
| Timing met                      |         |

8x8